5 private links
Ça y est, la première carte avec un processeur chinois Allwinner D1 single-core XuanTie C906 64-bit RISC-V est sortie.
Bon on est loin des 12.5$ annoncé pour le module promis par sipeed.
https://linuxfr.org/users/martoni/journaux/un-risc-v-sous-linux-pour-12-50
Par contre c'est plus du vaporware vu qu'on peu dès a présent l'acheter (99$). Par contre c'est le même ordre de grandeur de prix que la raspberrypi.
Bientôt un DSP en RISC-V
La RaspberryPi killer ?
En tout cas le portage de linux n'est pas encore fait, sipeed vous envoie une carte gratuitement si vous voulez faire le portage : https://twitter.com/SipeedIO/status/1381599340964159492
La société Mips va faire du RISCV ;)
Que s'est il passé dans le domaine du FPGA libre pour Olof en 2020.
Un nouveau constructeur de SoC/Microcontrôleur RISC-V. Cette fois c'est pour du wireless.
À suivre, un proc RISC-V permettant de faire tourner Linux (avec MMU et tout) fonctionnant sur un module à 12.5$ !
Un jeux vidéo maison (fortement) inspiré de SuperMario écrit en C++ et qui se compile sur une console RISC-V en Verilog synthétisable sur la carte ULXS3 (full open-source).
Bientôt un RISC-V PC.
Ça doit rappeler des petits trucs à ARM qui avant de s'appeler ARM se nommait Acorn Computers et faisait déjà des RiscPC !
https://en.wikipedia.org/wiki/RiscPC
Bientôt une carte RiscV RaspberryPi like !
La doc en images du SERV (processeur RISC-V microscopique).
Une intro au K210
Quelques vidéos de ce que peut faire le MaixPy.
Corescore est un outils permettant d'intégrer des cœurs de processeurs SERV (RISC-V) dans un FPGA.
L'idée du corescore est de faire fonctionner le plus possible de SERV en parallèle.
Ça donne une métrique pour comparer les FPGA.
Par exemple, pour la colorlight on peut mettre 55 cores : https://github.com/olofk/corescore/commit/f8935218df2a2c7190ddfc44beaaa7aa4b140d8c
Un gros core RV64 opensource pour les FPGA écrit en Verilog + BlueSpec
Développement d'un core RISC-V en Chisel par des Pakistanais.