5 private links
Ada sur PicoRV32 avec une carte TinyFPGA-BX (ice40)
Le concurrent direct de SiFive ?
Un mini drône contrôlé par un micro PULP : multi-cœur Risc-V.
Take my money !
Petit tuto sur la vega board.
\o/
Une nouvelle version du HiFive1 avec wifi/bt !
Émulateur NES sur Kendryte K210
Je découvre un truc : Linux (sous debian testing en tout cas) est capable d'exécuter un binaire compilé pour un autre proc que le sien !
Un nouveau Risc-v Chinois
Construire un pc de bureau à base de risc-v.
Bon faut avoir un peu de sous à perdre si c'est juste pour avoir un pc de bureau, par contre c'est la preuve que Risc-V est «desktop-ready» ;)
https://linuxfr.org/users/martoni/journaux/risc-v-est-pret-pour-le-desktop
Ha ha, Trrrrremble ARM tremble !
Hmm pas si énorme que ça en fait. MIPS est largement dépassé par Risc-V, qui est libre depuis le début lui.
Et il y a déjà des procs Risc-V supporté par Linux:
https://git.kernel.org/pub/scm/linux/kernel/git/torvalds/linux.git/tree/arch/riscv?h=v4.20-rc7
Bref cette libération est plutôt un ultime sursaut avant la mort annoncé de l'architecture MIPS à mon avis.
Je vois que Risc-V fait bouger les lignes !
Pour «concurrencer» risc-v, MIPS libère sa spec.
Alors ARM qu'est-ce que tu fous, quand est-ce que tu libère la tienne ;) ?
Une analyse du processeur VexRiscV écrit en SpinalHDL. Le SpinalHDL à le même gros défault que Chisel : C'est du Scala, et la courbe d'apprentissage est (vraiment) raide.