5 private links
Un processeur riscv développé en une nuit. En verilog, avec le compilateur configuré et un programme helloworld qui marche.
Publication en open source du bootloader (FSBL) du processeur Risc-V FU540-C000 (celui qui tourne sous Linux).
Jusqu'ici ils n'avaient pas réussi à le publier car le contrôleur de DDR ainsi que le contrôleur gigabit-ethernet sont des IP «privatives» et verrouillaient le code bootstrap.
Je veux ça pour noël. (je sais je suis tordu et c'est $3000 quand même !)
Ça y est, j'ai trouvé mon polar de l'été ;)
Bin oui, bande de boulets vous avez surtout fait la com' de Risc-V ;)
Maintenant tout le monde sait que c'est une alternative sérieuse à ARM !
Vous aviez aimé la campagne «get the facts» de microsoft contre Linux ?
Vous allez adorer la campagne «understand the fact» de Arm contre Risc-V ;)
Une carte d'extension FPGA pour le futur kit de dev Risc-v HiFive Unleashed
Le premier microkernel opensource à avoir été prouvé formellement vient d'être porté sur architecture Risc-v
l'OS temps réel pour microcontrôleurs de la fondation Linux est dispo sur le kit HiFive1. Il faudra que je test ça.
Un guide (complet ?) pour apprendre Chisel
Un petit cœur RISC-V pour faire du temps réel dur sur FPGA. By the CERN
Micro-implémentations de Risc-V
La voila ! La carte avec un proc multi-core risc-v faisant tourner Linux.
Pour l'instant il faut un sdk séparé du sdk hifive pour compilé sur l'e310 du module lofive. Espérons qu'ils fusionnent, parce que c'est un peu lourd de compiler deux toolchains pour le même proc.