5 private links
Un simulateur de DRAM en SystemC/TLM. Maintenant opensource
Toute l'introduction pour apprendre à faire de la vérification formelle avec yosys.
Corescore est un outils permettant d'intégrer des cœurs de processeurs SERV (RISC-V) dans un FPGA.
L'idée du corescore est de faire fonctionner le plus possible de SERV en parallèle.
Ça donne une métrique pour comparer les FPGA.
Par exemple, pour la colorlight on peut mettre 55 cores : https://github.com/olofk/corescore/commit/f8935218df2a2c7190ddfc44beaaa7aa4b140d8c
Un gros core RV64 opensource pour les FPGA écrit en Verilog + BlueSpec
Développement d'un core RISC-V en Chisel par des Pakistanais.
Ils n'ont pas du tout les chevilles qui enflent chez QuickLogic !
Petite question:
Vous êtes un fabricant de composants électronique connu et vous vous rendez compte que des développeurs ont réalisé une suite logiciels (de qualité !) à destination de vos composants. Vous faites quoi ?
Réponse de Lattice:
Vous menacez de les traîner en justice ...
Non mais c'est vrai quoi, vous risqueriez de vendre plus de composants !
Le VexRiscv de Charles Papon officiellement supporté par les FPGA d'Efinix (Trion)
Virgule fixe en verilog
Arrow se lance dans le proc+FPGA avec du pure Intel (atom + cyclone10).
Par contre le kit de dev est à $2000
Grand débat sur Reddit. Par expérience je peux vous dire que ça suscite des passions.
J'ai longtemps été persuadé que les valeurs initiales étaient le mal absolu en FPGA.
Mais non, ce sont les ASIC qui ne les supportent pas.
Une histoire de fabrication de carte électronique à base de FPGA avec Kicad
10 ans de matériel libre
Un récepteur radio avec un fpga, et presque rien autour !