5 private links
Comment vérifier formellement un composant asynchrone.
J'adore le concept. Par contre ça risque d'être difficile à utilisé pour voir les leds de debug non ?
En tout cas chez moi l'emplacement est planqué sous le pc ...
La prochaine carte arduino aura un FPGA Cyclone10 !
Peut-on espérer une évolution des outils altera pour être plus «libro-compatible» ? pas sûr ...
Un FPGAiste à mulhouse
Une carte d'extension FPGA pour le futur kit de dev Risc-v HiFive Unleashed
Un asic pour 100$ !
Une librairie C++ permettant d'interpréter le Bitstream des FPGA de chez xilinx.
Open source !
Les sources sur github : https://github.com/florianbenz/bil
Un parseur JSON en ... VHDL !
Coude
l'usb dans un FPGA, état de l'art.
Un nouveau venu dans le monde du FPGA. La particularité de cette marque est de produire des FPGA sans «matrice de routage».
Les matrices de routage sont remplacées par des LUT.
Un petit cœur RISC-V pour faire du temps réel dur sur FPGA. By the CERN
Le process de release à l'air de bien tourner maintenant.
Micro-implémentations de Risc-V
reset vs initial en verilog
Oui, il est possible de faire des ASICs avec un budget limité et des outils open-source.