5 private links
Un processeur Risc-V développé par la Nasa indienne : ISRO
Un processeur RiscV écrit en Clash !
Qu'est-ce que le peer to peer DMA (P2PDMA)?
Simplement une DMA en peer to peer !
Les données sont transférées d'un device à un autre sans passer par la ram.
What are the best practices for Hardware Description Languages (Verilog, VHDL etc.) - Stack Overflow
Bests practices in HDL
Une boite chinoise nommée Kendryte (https://kendryte.com/downloads/) annonce un module dual core Risc-V à 400Mhz pour moins de $2 !
Le kit de démo fait de la reconnaissance faciale avec un écran et une caméra branchées sur le chip.
Le défaut majeur de Verilog.
Grand concours risc-v: le meilleurs risc-V implémenté sur un petit FPGA.
$6000 à gagner.
La conférence DATE (Design, Automation and Test in Europe) cherche du monde pour son workshop «outils libre pour le fpga».
Pour ceux qui veulent aller visiter Florence.
Une association qui certifie le matériel comme «open source»
Exercice de verilog en ligne.
Voici comment réaliser un ordinateur pour la bureautique (fedora avec gnome) à base de Risc-V.
Bon la bête doit coûter un certain prix vu que la carte Sifive est à $1000 et la carte d'extension microsemi à $3000 il faut en plus y ajouter une carte graphique et autre joyeuseté.
Une présentation de Cocotb à l'orconf 2018 par un ingénieur de chez broadcom.
Nouvelle release majeur de verilator \o/
Déverrouillons la chaine de fabrication des composants silicium.
Couverture de code verilog.